メキシコとロシア:エレクトロニクス開発学習における同様の課題

ロサンゼルスで開催されたMIPSfpgaセミナーに参加したメキシコ人学生と話をしました 。 一般的に、学生はロサンゼルス近郊のカリフォルニア大学アーバイン校で勉強しますが、同時に分散研究グループのメンバーでもあり、その一部はメキシコシティのメキシコシティの大学で働いています。 メキシコの主な問題は、メキシコで電子機器を設計できるということは誰にも起こらないということです。誰もがアメリカ人からiPhoneのような完成品を買います。 アーバインとメキシコのKUのグループの使命は、この見方を変えることです。







メキシコのグループは、 MIPS64リリース6アーキテクチャを備えた独自のスーパースカラーマイクロプロセッサを開発しています。これは、イマジネーションテクノロジーズの新しいマイクロプロセッサ-MIPS I6400で使用されているものと同じアーキテクチャです 。 同時に、メキシコグループには独自のマイクロアーキテクチャ(コンベヤーとコンピューティングユニットのデバイス)があります。



UCアーバインとメキシコの開発者は、過去25年間にわたってRegister Transfer Level(RTL、Register Transfer Level)と呼ばれる標準的な電子設計手法を使用しています。 この方法論によると、デザインはVerilog言語で記述され、その後、特別なプログラム(ロジック合成)がデザインをワイヤとロジック要素のグラフに変換し、別のプログラム(静的タイミング解析)が開発者にスピードバジェットに適合するかどうかを通知し、3番目のプログラム(場所-and-route)は、この設計を超小型回路のプラットフォーム上にレイアウトします。



設計がすべての段階を経たとき:ベリロコーディング、デバッグ、検証、合成、静的タイミング解析、フロアプラン、配置配線、寄生抽出など -GDSIIというファイルが判明します。このファイルは、チップが製造される工場に送信されます。 このタイプの最も有名な工場は、台湾半導体製造会社またはTSMCが所有しています。



通常、工場でのシリコンでのマイクロプロセッサの実施形態は高価であり、初期費用が約100万ドル以上になることは明らかです。 そのような費用は、それがうまく機能する商用製品に関してのみ正当化されます。 したがって、学生はまだVerilogのソフトウェアシミュレータを使用しており、論理合成プログラムを使用して遅延を推定しています。その後、FPGA / FPGAでプロトタイプを作成し、その後、アカデミックデベロッパー向けにMOSISサービスを使用することを計画しています。



ロシアの問題はメキシコの問題と似ており、ほとんどのロシア人は現代の電子機器をロシアで設計できるとさえ考えていないことを学生に話しました。 ロシアには強い優位性があります-1990年代の衰退の年でさえ、ロシア政府はゼレノグラードの開発者のいくつかのグループに宇宙およびその他のアプリケーションの政府命令を与えました。 したがって、ロシアでは、世界のロシアのマイクロエレクトロニクスのシェアが現代の0.5%から少なくとも5%に上昇するように、産業を発展させる橋頭bridgeがあります。



All Articles