
ボストンに拠点を置く
Lyric Semiconductorは 、標準のブールロジックではなく確率論的コンピューティングに基づいた新しいタイプのチップを開発しました。
GP5プロセッサの設計は、ビットが論理要素として使用されるのではなく、さまざまなイベントのベイズ確率を反映するアナログ信号として使用されるように設計されています。 従来のトランジスタの代わりに、チップはベイジアン論理ゲートを使用します。 このような入力のゲートは、2つのイベントの確率(たとえば、このビットが1でそのビットが0である確率)を受け取り、出力でこれらのイベントが交差する確率を与えることができます。
Lyric Semiconductorは2006年からマイクロプロセッサの設計に取り組んでおり、プロジェクトは軍事機関DARPAによって部分的に資金提供されました。
確率プロセッサの理論的基礎は、マサチューセッツ工科大学のBenjamin Vigoda(
2003年の科学研究の要約 )、Lyric Semiconductorの共同設立者兼CEOによって開発されました。
開発者によると、このようなチップは、金融モデリングシステム、Amazonのレコメンデーションシステムを従来のプロセッサーの1000倍高速に計算したり、スパムフィルターフィルターの動作を制御したりすることができます。 DARPAの観点から見ると、マイクロサーキットはパターン認識または無線傍受システムで使用できます。
デモビデオに示すように、「キーボードパターン」、つまりキーボードで入力することで、コンピューターユーザーを効果的に区別するようにプロセッサをプログラムすることもできます。
これまでに、リリックセミコンダクターは、1つのタスクのために研ぎ澄まされた最初の商用モデルを製造しました。エラーチェック機能を実行する
フラッシュメモリコントローラーです。 そこではブール計算が適さない統計計算が積極的に使用されているため、Lyricチップは標準設計の類似チップよりもサイズが30倍小さく、エネルギー消費は12倍少なくなっています。
3年以内に、同社はGP5ユニバーサル確率プロセッサとプログラミング用のツールの本格的なバージョンをリリースする
ことを
約束します。